

# Politecnico di Milano

# Dip. di Elettronica, Informazione e Bioingegneria

prof. prof.

Luca Breveglieri Gerardo Pelosi prof.ssa Donatella Sciuto prof.ssa Cristina Silvano

# **AXO** – Architettura dei Calcolatori e Sistemi Operativi PRIMA PARTE – mercoledì 8 febbraio 2023

| Cognome   | Nome  |
|-----------|-------|
| Matricola | Firma |

#### **Istruzioni**

Si scriva solo negli spazi previsti nel testo della prova e non si separino i fogli.

Per la minuta si utilizzino le pagine bianche inserite in fondo al fascicolo distribuito con il testo della prova. I fogli di minuta, se staccati, vanno consegnati intestandoli con nome e cognome.

È vietato portare con sé libri, eserciziari e appunti, nonché cellulari e altri dispositivi mobili di comunicazione. Chiunque fosse trovato in possesso di documentazione relativa al corso – anche se non strettamente attinente alle domande proposte – vedrà annullata la propria prova.

Non è possibile lasciare l'aula conservando il tema della prova in corso.

Tempo a disposizione 1 h: 30 m

# Valore indicativo di domande ed esercizi, voti parziali e voto finale:

| esercizio | 1      | (5 | punti) |  |
|-----------|--------|----|--------|--|
| esercizio | 2      | (2 | punti) |  |
| esercizio | 3      | (6 | punti) |  |
| esercizio | 4      | (3 | punti) |  |
| voto fina | ıle: ( | 16 | punti) |  |

**CON SOLUZIONI (in corsivo)** 

## esercizio n. 1 – linguaggio macchina

#### traduzione da C ad assembler

Si deve tradurre in linguaggio macchina simbolico (assemblatore) **RISC-V** il frammento di programma C riportato sotto. Il modello di memoria è quello **standard RISC-V** e le variabili intere sono da **64 bit**. Non si tenti di accorpare od ottimizzare insieme istruzioni C indipendenti. Si facciano le ipotesi seguenti:

- il registro "frame pointer" fp non è in uso
- le variabili locali sono allocate nei registri, se possibile
- vanno salvati (a cura del chiamante o del chiamato, secondo il caso) solo i registri necessari
- l'allocazione delle variabili in memoria è non allineata (non c'è frammentazione di memoria)

Si chiede di svolgere i quattro punti sequenti (usando le varie tabelle predisposte nel sequito):

- 1. **Si descriva** il segmento dei dati statici indicando gli indirizzi assoluti iniziali delle variabili globali e **si traducano** in linguaggio macchina le dichiarazioni delle variabili globali.
- 2. **Si descriva** l'area di attivazione della funzione compute, secondo il modello RISC V, e l'allocazione dei parametri e delle variabili locali della funzione compute usando le tabelle predisposte.
- 3. Si traduca in linguaggio macchina il codice degli statement riquadrati nella funzione main.
- 4. Si traduca in linguaggio macchina il codice dell'intera funzione compute (vedi tab. 4 strutturata).

```
* /
/* costanti e variabili globali
#define N 6
                                         /* costante da 32 bit */
typedef long long int LONG
LONG point = 0
                                     /* punto della primitiva */
LONG value
                                    /* valore della primitiva */
/* testate funzioni ausiliarie - sono procedure foglia
LONG getnum ( )
                  /* legge un numero da input - no argomenti */
                                /* dà i valori della funzione */
LONG funct (LONG coord)
/* calcola funzione integrale e ne restituisce un punto
                                                               */
LONG compute (LONG num, LONG * ptr) {
                                  /* variabili locali scalari */
   LONG idx, acc
                                  /* variabile locale vettore */
   LONG TMP [N]
   acc = 0
   for (idx = num; idx \geq 0, idx--) {
      acc = acc + funct (idx)
      TMP [idx] = acc
   } /* for */
   return TMP [*ptr]
  /* compute */
/* programma principale
                                                              */
void main ( ) {
   value = compute (getnum
                                 &point)
  /* main */
```

# **punto 1** – segmento dati statici

| contenuto<br>simbolico | indirizzo assoluto<br>iniziale (in hex) | indirizzi alti  |
|------------------------|-----------------------------------------|-----------------|
| VALUE                  | 0x 0000 0000 1000 0008                  |                 |
| POINT                  | 0x 0000 0000 1000 0000                  | indirizzi bassi |

| <b>punto 1</b> – codice della sezione dichiarativa globale (numero di righe non significativo) |        |                                                      |  |  |
|------------------------------------------------------------------------------------------------|--------|------------------------------------------------------|--|--|
|                                                                                                | . eqv  | N, 6 // costante numerica                            |  |  |
|                                                                                                | .data  | 0x 0000 0000 1000 0000 // seg. dati statici standard |  |  |
| POINT:                                                                                         | .dword | 0 // varglob POINT (64 bit) inizializ. a 0           |  |  |
| VALUE:                                                                                         | .space | 8 // varglob VALUE (64 bit) non inizializ.           |  |  |
|                                                                                                |        |                                                      |  |  |
|                                                                                                |        |                                                      |  |  |

 punto 2 – area di attivazione della funzione COMPUTE

 contenuto simbolico
 spiazz. rispetto a stack pointer

 ra salvato
 +64

 s0 salvato
 +56

 s1 salvato
 +48

 TMP (6 parole da 8 byte)
 0

 ← sp (fine area) indirizzi bassi

| punto 2 – allocazione dei parametri<br>e delle variabili locali di COMPUTE nei registri |           |  |
|-----------------------------------------------------------------------------------------|-----------|--|
| parametro o variabile locale registro                                                   |           |  |
| num                                                                                     | a2        |  |
| ptr                                                                                     | a3        |  |
| idx                                                                                     | <i>s0</i> |  |
| асс                                                                                     | <i>s1</i> |  |
|                                                                                         |           |  |

| punto 3 – codice dello statement riquadrato in маім (num. righe non significativo) |                                                           |           |                                |  |  |
|------------------------------------------------------------------------------------|-----------------------------------------------------------|-----------|--------------------------------|--|--|
| // valu                                                                            | // value = compute (getnum ( ), &point)                   |           |                                |  |  |
| MAIN:                                                                              | MAIN: <b>jal</b> GETNUM // chiama funz GETNUM (senza arg) |           |                                |  |  |
|                                                                                    | mv                                                        | a2, a0    | // prepara param NUM           |  |  |
|                                                                                    | la                                                        | a3, POINT | // prepara param PTR           |  |  |
|                                                                                    | jal                                                       | COMPUTE   | // chiama funz COMPUTE         |  |  |
|                                                                                    | la                                                        | tO, VALUE | // carica ind di varglob VALUE |  |  |
|                                                                                    | sd                                                        | a0, (t0)  | // aggiorna varglob VALUE      |  |  |
|                                                                                    |                                                           |           |                                |  |  |
|                                                                                    |                                                           |           |                                |  |  |

```
punto 4 – codice della funzione COMPUTE (numero di righe non significativo)
COMPUTE: addi sp, sp, -72
                                 // COMPLETARE - crea area attivazione
        // direttive EQV
         .eqv RA, 64
                                  // spi di reg ra
         .eqv S0, 56
                                 // spi di reg s0
         .eqv S1, 48
                                  // spi di reg s1
         .eqv TMP, 0
                                 // spi di (base) vettore TMP
        // salvataggio registri - NON VA RIPORTATO
        // acc = 0
        mv s1, zero
                                 // inizializza varloc ACC
        // for (idx = num; idx \geq 0, idx--)
        mv s0, a2
                                 // inizializza varloc IDX
        blt s0, zero, ENDFOR // se IDX < 0 vai a ENDFOR</pre>
FOR:
        // acc = acc + funct (idx)
        mv a2, s0
                                 // prepara param COORD
         jal FUNCT
                                 // chiama funz FUNCT
        add s1, s1, a0
                                 // calcola espr e aggiorna varloc ACC
        // \text{TMP [idx]} = acc
         slli t0, s0, 3
                                 // allinea indice IDX
                                 // calcola ind di elem TMP[IDX]
              t0, sp, t0
              s1, TMP(t0)
                                 // aggiorna elem TMP[IDX]
         sd
        // idx--
         addi s0, s0, -1
                                 // aggiorna valoc IDX
              FOR
                                  // torna a FOR
ENDFOR: // return TMP [*ptr]
        1d t0, (a3)
                                 // carica oggetto puntato da PTR
                                 // allinea indice *PTR
         slli t0, t0, 3
         add t0, sp, t0
                                 // calcola ind di elem TMP[*PTR]
                                  // prepara valusc TMP[*PTR]
         1d a0, TMP(t0)
         // codice rimanente - NON VA RIPORTATO
```

# esercizio n. 2 – logica digitale

Sia dato il circuito sequenziale composto da **due bistabili** *master-slave* **di** *tipo* D (D<sub>1</sub>, Q<sub>1</sub> e D<sub>2</sub>, Q<sub>2</sub>, dove D è l'ingresso del bistabile e Q è lo stato / uscita del bistabile), **due ingressi IN e CTRL**, **e un'uscita U**, descritto dal circuito sequente:



**Si chiede** di completare il diagramma temporale riportato qui sotto. Si noti che:

- si devono trascurare completamente i ritardi di propagazione delle porte logiche e i ritardi di commutazione dei bistabili
- i bistabili sono il tipo master-slave la cui struttura è stata trattata a lezione, con uscita che commuta sul fronte di **discesa** del clock (come indicato anche in figura)

## tabella dei segnali (diagramma temporale) da completare

- per i segnali D1, Q1, D2, Q2 e U, **ricavare**, per ogni ciclo di clock, l'andamento della forma d'onda corrispondente riportando i relativi valori 0 o 1
- a solo scopo di chiarezza, per i segnali di ingresso CTRL e IN è riportata anche la forma d'onda, per evidenziare la corrispondenza tra questa e i valori 0 e 1 presenti nella tabella dei segnali complessiva
- si noti che nel primo intervallo i segnali Q1 e Q2 sono già dati (rappresentano lo stato iniziale)



## esercizio n. 3 – microarchitettura del processore pipeline

#### prima parte - pipeline e segnali di controllo

Sono dati il seguente frammento di codice **macchina RISC** V (simbolico), che inizia l'esecuzione all'indirizzo indicato, e i valori iniziali per alcuni registri e parole di memoria – **notazione:**  $0^4 = 0000$ , e così via.

|    | _  | ndiriz<br>x a 64 |      |     | codice RISC V |            |  |
|----|----|------------------|------|-----|---------------|------------|--|
| 04 | 04 | 0040             | 0800 | add | t2,           | t1, t2     |  |
| 04 | 04 | 0040             | 0804 | ld  | t1,           | 0x 024(t0) |  |
| 04 | 04 | 0040             | 0808 | or  | t4,           | t3, t0     |  |
| 04 | 04 | 0040             | 080C | sd  | t2,           | 0x 02C(t0) |  |
| 04 | 04 | 0040             | 0810 | beq | t0,           | t1, 0x 020 |  |
| 04 | 04 | 0040             | 0814 |     |               |            |  |
|    |    |                  |      |     |               |            |  |
|    |    |                  |      |     |               |            |  |
|    |    |                  |      |     |               |            |  |

| registro | contenuto iniziale<br>hex a 64 bit |  |  |
|----------|------------------------------------|--|--|
| t0       | 04 04 1001 3FEC                    |  |  |
| t1       | 04 04 0000 1100                    |  |  |
| t2       | 04 04 10AA 0248                    |  |  |
| t3       | 04 04 EFFE C013                    |  |  |
| t4       | 04 04 A0A0 B4B4                    |  |  |

| memoria         | contenuto iniziale<br>hex a 64 bit      |
|-----------------|-----------------------------------------|
| 04 04 1001 4000 | 0 <sup>4</sup> 0 <sup>4</sup> 1234 AA00 |
| 04 04 1001 4008 | 04 04 1001 1B1B                         |
| 04 04 1001 4010 | 04 04 1001 AABB<br>(t1 finale)          |
| 04 04 1001 4018 | 0 <sup>4</sup> 0 <sup>4</sup> 1234 89CC |

La pipeline è ottimizzata per la gestione dei conflitti di controllo, e si consideri il **ciclo di clock 5** in cui l'esecuzione delle istruzioni nei vari stadi è la seguente:

ciclo di clock 2 3 4 5 1 6 7 8 9 10 1 - add ΙF ID FΧ MEM WB istruzione 2 – Id IF ID ΕX MEM WB ΙF 3 - orID ΕX MEM WB ΙF 4 - sd ID ΕX MEM WB ΙF ID MEM 5 - bea

Nelle seguenti domande 1, 2, 3, 4 e 5, si calcolino solo i 32 bit meno significativi (8 cifre hex):

**1) Calcolare** il valore del risultato (*t1* + *t2*) dell'istruzione *add*:

 $0000\ 1100\ +\ 10AA\ 0248\ =\ 10AA\ 1348\ (t2\ finale)$ 

**2) Calcolare** il valore dell'indirizzo di memoria dati dell'istruzione *ld* (load):

1001 3FEC + 0000 0024 = 1001 4010

**3) Calcolare** il valore del risultato (t3 OR t0) dell'istruzione or (somma logica):

EFFE C013 + 1001 3FEC = FFFF FFFF (t4 finale)

**4) Calcolare** il valore dell'indirizzo di memoria dati nell'istruzione *sd* (store):

1001 3FEC + 0000 002C = 1001 4018\_\_\_\_\_

**5) Calcolare** il valore dell'indirizzo di destinazione del salto (lo offset specificato in *beq* è a mezza parola):

 $0040 \ 0810 + 0000 \ 0020 \times 2 = 0040 \ 0850$ 

### Completare le tabelle.

I campi di tipo *Istruzione* e *NumeroRegistro* possono essere indicati in forma simbolica, tutti gli altri in esadecimale (prefisso 0x implicito). Utilizzare **n.d.** se il valore non può essere determinato. N.B.: **tutti** i campi vanno completati con valori simbolici o numerici, tranne quelli precompilati con \*\*\*\*\*\*\*\*\*\*\*.

| segnali all'ingresso dei registri di interstadio – valori a 64 bit (16 cifre hex) |                                                                                      |                                                                                             |                                                |  |  |
|-----------------------------------------------------------------------------------|--------------------------------------------------------------------------------------|---------------------------------------------------------------------------------------------|------------------------------------------------|--|--|
| (subito prima del fronte di SALITA del clock – ciclo <b>5</b> )                   |                                                                                      |                                                                                             |                                                |  |  |
| IF                                                                                | ID                                                                                   | EX                                                                                          | MEM                                            |  |  |
| (beq)                                                                             | (sd)                                                                                 | (or)                                                                                        | (ld)                                           |  |  |
| registro IF/ID                                                                    | registro ID/EX                                                                       | registro EX/MEM                                                                             | registro MEM/WB                                |  |  |
|                                                                                   | .WB.MemtoReg                                                                         | .WB.MemtoReg                                                                                | .WB.MemtoReg                                   |  |  |
|                                                                                   | <b>X</b>                                                                             | <b>0</b>                                                                                    | 1                                              |  |  |
|                                                                                   | .WB.RegWrite                                                                         | .WB.RegWrite                                                                                | .WB.RegWrite                                   |  |  |
|                                                                                   | <b>0</b>                                                                             | 1                                                                                           | 1                                              |  |  |
|                                                                                   | .M.MemWrite                                                                          | .M.MemWrite                                                                                 |                                                |  |  |
|                                                                                   | 1                                                                                    | <b>0</b>                                                                                    |                                                |  |  |
|                                                                                   | .M.MemRead                                                                           | .M.MemRead                                                                                  |                                                |  |  |
|                                                                                   | <b>0</b>                                                                             | <b>0</b>                                                                                    |                                                |  |  |
|                                                                                   | .M.Branch                                                                            | .M.Branch                                                                                   |                                                |  |  |
|                                                                                   | <b>0</b>                                                                             | <b>0</b>                                                                                    |                                                |  |  |
| .PC<br><b>0</b> <sup>4</sup> <b>0</b> <sup>4</sup> <b>0040 0810</b>               | .PC<br>0 <sup>4</sup> 0 <sup>4</sup> 0040 080C                                       | .PC<br>*******                                                                              |                                                |  |  |
| .istruzione <b>beq</b>                                                            | .(Rs1) <i>(t0)</i><br>0 <sup>4</sup> 0 <sup>4</sup> 1001 3FEC                        |                                                                                             |                                                |  |  |
|                                                                                   | .(Rs2) (t2) finale<br>0 <sup>4</sup> 0 <sup>4</sup> 10AA 1348                        | .(Rs2)<br>********                                                                          |                                                |  |  |
|                                                                                   | .Rd<br>*******                                                                       | .Rd<br><b>t4</b>                                                                            | .Rd<br><b>t1</b>                               |  |  |
|                                                                                   | .imm/offset est. 64 bit <b>0</b> <sup>4</sup> <b>0</b> <sup>4</sup> <b>0000 002C</b> | .ALU_out <i>(t4) finale</i><br><i>0</i> <sup>4</sup> <i>0</i> <sup>4</sup> <i>FFFF FFFF</i> | .ALU_out <i>(ind di ld t1)</i> 04 04 1001 4010 |  |  |
|                                                                                   | .EX.ALUSrc                                                                           | .Zero                                                                                       | .DatoLetto (t1 finale)<br>04 04 1001 AABB      |  |  |

| segnali relativi a RF (subito prima del fronte di DISCESA interno al ciclo di clock – ciclo $5$ ) |                                              |                                                                     |  |  |
|---------------------------------------------------------------------------------------------------|----------------------------------------------|---------------------------------------------------------------------|--|--|
| RF.RegLettura1  t0 sd                                                                             | RF.DatoLetto1 04 04 1001 3FEC (t0)           | RF.RegScrittura<br><i>t2</i> add                                    |  |  |
| RF.RegLettura2<br>t2 sd                                                                           | RF.DatoLetto2  Of Of 10AA 0248 (t2 iniziale) | RF.DatoScritto  O <sup>4</sup> O <sup>4</sup> 10AA 1348 (t2 finale) |  |  |

| segnali relativi a RF (subito prima del fronte di DISCESA interno al ciclo di clock – ciclo <b>6</b> ) |                                                                        |                                                                     |  |  |
|--------------------------------------------------------------------------------------------------------|------------------------------------------------------------------------|---------------------------------------------------------------------|--|--|
| RF.RegLettura1  t0 beq                                                                                 | RF.DatoLetto1 04 04 1001 3FEC (t0)                                     | RF.RegScrittura  t1 Id                                              |  |  |
| RF.RegLettura2<br>t1 beq                                                                               | RF.DatoLetto2<br>0 <sup>4</sup> 0 <sup>4</sup> 0000 1100 (t1 iniziale) | RF.DatoScritto  O <sup>4</sup> O <sup>4</sup> 1001 AABB (t1 finale) |  |  |

#### seconda parte – gestione di conflitti e stalli

Supponendo che **la pipeline sia ottimizzata per la gestione dei conflitti di controllo,** si consideri la sequenza di istruzioni sotto riportata eseguita in modalità pipeline:

ciclo di clock

|   |     | istruzione |       | 1  | 2          | 3          | 4       | 5              | 6          | 7              | 8   | 9  | 10 |
|---|-----|------------|-------|----|------------|------------|---------|----------------|------------|----------------|-----|----|----|
| 1 | add | t1, t1, t  | 2     | IF | ID<br>1, 2 | EX         | MEM     | WB<br><u>1</u> |            |                |     |    |    |
| 2 | add | t2, t1, t  | 3     |    | IF         | ID<br>1, 3 | EX      | MEM            | WB<br>2    |                |     |    |    |
| 3 | ld  | t0, 0x 14  | 0(t2) |    |            | IF         | ID<br>2 | EX             | MEM        | WB<br><i>0</i> |     |    |    |
| 4 | sd  | t1, 0x A1. | A(t0) |    |            |            | IF      | ID<br>0, 1     | EX         | MEM            | WB  |    |    |
| 5 | beq | t0, t1, 0  | x 040 |    |            |            |         | IF             | ID<br>0, 1 | EX             | MEM | WB |    |

#### punto 1

- a. Definire tutte le dipendenze di dato completando la tabella 1 della pagina successiva (colonne "punto 1a") indicando quali generano un conflitto, e per ognuna di queste quanti stalli sarebbero necessari per risolvere tale conflitto (stalli teorici), considerando la pipeline senza percorsi di propagazione.
- b. Disegnare in **diagramma A** il diagramma temporale della pipeline senza propagazione di dato, con gli stalli **effettivamente** risultanti, e riportare il loro numero in **tabella 1** (colonne "*punto 1b*").

| -1: - |      |     |   |
|-------|------|-----|---|
| dıa   | gran | าma | Α |

|        | 1  | 2          | 3           | 4           | 5          | 6           | 7           | 8         | 9           | 10          | 11         | 12         | 13 | 14 | 15 | 16 |
|--------|----|------------|-------------|-------------|------------|-------------|-------------|-----------|-------------|-------------|------------|------------|----|----|----|----|
| 1. add | IF | ID<br>1, 2 | EX          | М           | WB<br>(1)  |             |             |           |             |             |            |            |    |    |    |    |
| 2. add |    | IF         | ID<br>stall | ID<br>stall | ID<br>1, 3 | EX          | М           | WB<br>(2) |             |             |            |            |    |    |    |    |
| 3. ld  |    |            | IF<br>stall | IF<br>stall | IF         | ID<br>stall | ID<br>stall | ID<br>2   | EX          | M           | WB<br>(0)  |            |    |    |    |    |
| 4. sd  |    |            |             |             |            | IF<br>stall | IF<br>stall | IF        | ID<br>stall | ID<br>stall | ID<br>0, 1 | EX         | M  | WB |    |    |
| 5. beq |    |            |             |             |            |             |             |           | IF<br>stall | IF<br>stall | IF         | ID<br>0, 1 | EX | M  | WB |    |

#### punto 2

Si faccia l'ipotesi che la pipeline sia dotata dei percorsi di propagazione **EX/EX**, **EX/ID**, **MEM/EX** e **MEM/MEM**:

- a. Disegnare in **diagramma B** il diagramma temporale della pipeline, indicando i percorsi di propagazione che possono essere attivati per risolvere i conflitti e gli eventuali stalli da inserire affinché la propagazione sia efficace.
- b. Indicare in **tabella 1** (colonne "**punto 2b**") i percorsi di propagazione attivati e gli stalli associati, e il ciclo di clock in cui sono attivi i percorsi di propagazione.

## diagramma B

|        | 1  | 2          | 3          | 4        | 5           | 6          | 7          | 8  | 9  | 10 | 11 | 12 | 13 | 14 | 15 |
|--------|----|------------|------------|----------|-------------|------------|------------|----|----|----|----|----|----|----|----|
| 1. add | IF | ID<br>1, 2 | EX (1)     | M<br>(1) | WB<br>(1))  |            |            |    |    |    |    |    |    |    |    |
| 2. add |    | IF         | ID<br>1, 3 | EX (2)   | M<br>(2)    | WB<br>(2)  |            |    |    |    |    |    |    |    |    |
| 3. ld  |    |            | IF         | ID<br>2  | EX          | M<br>(0)   | WB<br>(0)  |    |    |    |    |    |    |    |    |
| 4. sd  |    |            |            | IF       | ID<br>stall | ID<br>0, 1 | EX         | М  | WB |    |    |    |    |    |    |
| 5. beq |    |            |            |          | IF<br>stall | IF         | ID<br>0, 1 | EX | М  | WB |    |    |    |    |    |

# Tabella 1

|                  | punto 1a                        |                       |                      |                      |  |  |  |  |  |  |  |  |  |
|------------------|---------------------------------|-----------------------|----------------------|----------------------|--|--|--|--|--|--|--|--|--|
| N°<br>istruzione | N° istruzione<br>da cui dipende | registro<br>coinvolto | conflitto<br>(si/no) | N° stalli<br>teorici |  |  |  |  |  |  |  |  |  |
| 2                | 1                               | <i>t1</i>             | si                   | 2                    |  |  |  |  |  |  |  |  |  |
| 3                | 2                               | <i>t2</i>             | si                   | 2                    |  |  |  |  |  |  |  |  |  |
| 4                | 1                               | <i>t1</i>             | no                   | 0                    |  |  |  |  |  |  |  |  |  |
| 4                | 3                               | t0                    | si                   | 2                    |  |  |  |  |  |  |  |  |  |
| 5                | 1                               | <i>t1</i>             | no                   | 0                    |  |  |  |  |  |  |  |  |  |
| 5                | 3                               | t0                    | si                   | 1                    |  |  |  |  |  |  |  |  |  |

| punto <b>2b</b>                      |                                                  |
|--------------------------------------|--------------------------------------------------|
| stalli + percorso<br>di propagazione | ciclo di clock<br>in cui è attivo<br>il percorso |
| 0 stalli + EX / EX                   | 4                                                |
| 0 stalli + EX / EX                   | 5                                                |
|                                      | na                                               |
| 1 stallo + MEM / EX                  | 7                                                |
|                                      | na                                               |
|                                      | na                                               |

# esercizio n. 4 – domande su argomenti vari

#### logica combinatoria

Si consideri una rete combinatoria a tre ingressi **A**, **B** e **C**, e un'uscita **U**, la cui tabella della verità è riportata sotto:

| A | В | С | Ū |
|---|---|---|---|
| 0 | 0 | 0 | 1 |
| 0 | 0 | 1 | 1 |
| 0 | 1 | 0 | 0 |
| 0 | 1 | 1 | 0 |
| 1 | 0 | 0 | 0 |
| 1 | 0 | 1 | 1 |
| 1 | 1 | 0 | 0 |
| 1 | 1 | 1 | 0 |

Rispondere alle seguenti domande:

1. Si sintetizzi l'uscita **U** in **prima forma canonica** (somma di prodotti – SoP) e si riporti l'espressione booleana corrispondente:

$$U SoP = !A !B !C + !A !B C + A !B C$$

2. Si sintetizzi l'uscita **U** in **seconda forma canonica** (prodotto di somme – PoS) e si riporti l'espressione booleana corrispondente:

$$U_PoS = (A + !B + C) (A + !B + !C) (!A + B + C) (!A + !B + C) (!A + !B + !C)$$

3. Si calcolino costi (C) e ritardi (R) delle reti realizzate tramite le due forme canoniche. Per il costo si consideri il **numero di letterali** (ossia quante variabili figurano nella forma, contando anche le ripetizioni), mentre per il ritardo si supponga di avere a disposizione solo porte a **tre ingressi**, con identico ritardo per porte AND e OR (si supponga che il ritardo sia unitario), e di trascurare i ritardi delle porte NOT.

realizzazione U\_PoS 
$$C_PoS = 15$$
  $R_PoS = 3$ 

#### bus del calcolatore

Si consideri un bus di calcolatore con queste ipotesi:

- Il bus è di tipo sincrono e svolge un'operazione (lettura o scrittura) entro uno o più cicli di clock, secondo i casi 1 e 2 sotto.
- Al bus è collegato un banco di memoria, che può essere letto o scritto tramite una porta di accesso.
- Il bus di controllo è dotato dei segnali **CS** (chip select) e **WE** (write enable), entrambi **attivi alt**i. Se il segnale **CS** è attivo, il banco di memoria risponde a comandi e indirizzi, e in tale caso il segnale **WE** definisce il verso dell'operazione (alto scrittura e basso lettura).
- Tutti i segnali del bus (linee di indirizzo, di dato e di controllo) hanno ritardo di propagazione nullo.

Il processore, al tempo **10 ns dopo l'inizio del ciclo di clock** (vedi diagramma sotto), inizia un'operazione di lettura di una parola di memoria. Si svolgano i punti seguenti:

1) Il banco di memoria rileva le variazioni di valore dei segnali di bus con un ritardo di **10 ns**, e fornisce il dato **10 ns** dopo avere rilevato comandi e indirizzo. Il processore richiede **10 ns** per acquisire il dato.

**Si completi** il diagramma temporale sotto (si scriva 0 o 1 per i segnali singoli, I e D per indicare il valore dell'indirizzo di lettura e il dato letto, e X per indicare un valore non significativo), fino a quando il processore ha acquisito il dato e il bus è tornato a riposo (numero di colonne non significativo):

| opera      | operazione (transazione) di lettura di un dato da memoria |    |    |    |    |    |    |    |    |    |  |  |
|------------|-----------------------------------------------------------|----|----|----|----|----|----|----|----|----|--|--|
| indirizzo  | Х                                                         | I  | I  | I  | X  |    |    |    |    |    |  |  |
| CS         | 0                                                         | 1  | 1  | 1  | 0  |    |    |    |    |    |  |  |
| WE         | Х                                                         | 0  | 0  | 0  | X  |    |    |    |    |    |  |  |
| dato       | Х                                                         | X  | Χ  | D  | X  |    |    |    |    |    |  |  |
| tempo (ns) | 0                                                         | 10 | 20 | 30 | 40 | 50 | 60 | 70 | 80 | 90 |  |  |

Quanto vale la frequenza di clock massima per completare l'operazione in un solo ciclo di clock?

Durata operazione = 40 ns, frequenza di clock massima = 1 / 40 ns = 25 MHz\_\_\_\_\_

2) Ora si supponga che il banco di memoria non abbia un tempo costante per fornire il dato, ma generi e mandi al processore un segnale di WAIT (attivo alto), che tiene attivo per tutto l'intervallo di tempo necessario a fornire il dato. Per l'operazione descritta al punto 1, la memoria attiva il segnale di WAIT per una durata di 40 ns. Si rifaccia il diagramma temporale, con WAIT:

| opera      | operazione (transazione) di lettura di un dato da memoria |    |    |    |    |    |    |    |    |    |  |  |  |
|------------|-----------------------------------------------------------|----|----|----|----|----|----|----|----|----|--|--|--|
| indirizzo  | Х                                                         | I  | I  | I  | I  | I  | I  | X  |    |    |  |  |  |
| CS         | 0                                                         | 1  | 1  | 1  | 1  | 1  | 1  | 0  |    |    |  |  |  |
| WE         | Х                                                         | 0  | 0  | 0  | 0  | 0  | 0  | X  |    |    |  |  |  |
| WAIT       | 0                                                         | 0  | 1  | 1  | 1  | 1  | 0  | 0  |    |    |  |  |  |
| dato       | Х                                                         | Χ  | X  | X  | X  | X  | D  | Χ  |    |    |  |  |  |
| tempo (ns) | 0                                                         | 10 | 20 | 30 | 40 | 50 | 60 | 70 | 80 | 90 |  |  |  |

Se la frequenza di clock è quella calcolata al punto 1, **quanti cicli di clock** occorrono ora per completare l'operazione ? E **quante parole** sono trasferibili in **un secondo** ?

Durata operazione = 70 ns, periodo di clock 40 ns (da punto 1), numero di cicli di clock = 2 cicli

Numero di parole = 1 s / (2 cicli  $\times$  40 ns ) = 1 s / 80 ns  $\approx$  12,5  $\times$  10<sup>6</sup> parole = 12,5 mega parole\_\_